삼성전자가 세계 최대 규모의 반도체 공장인 평택 2라인 가동에 들어갔습니다.
이 라인에서는 업계 최초로 EUV(Extreme Ultraviolet, 극자외선) 공정을 적용한 첨단 3세대 10나노급(1z) LPDDR5 모바일 D램이 생산됩니다.
삼성전자의 평택 2라인은 면적이 12만8900㎡(축구장 16개 크기)에 달하는 세계 최대규모의 반도체 생산라인입니다.
평택 2라인은 이번 D램 양산을 시작으로 차세대 V낸드, 초미세 파운드리 제품까지 생산하는 첨단 복합 생산라인으로 만들어져 4차 산업 혁명 시대의 반도체 초격차 달성을 위한 핵심적인 역할을 할 예정입니다.
삼성전자는 평택 2라인에 지난 5월 EUV 기반 최첨단 제품 수요에 대비하기 위한 파운드리 생산라인을 착공했으며, 6월에는 첨단 V낸드 수요 확대에 대응하기 위한 낸드플래시 생산라인도 착공했습니다. 두 라인 모두 2021년 하반기부터 본격 가동할 예정입니다.
이번 평택 2라인은 지난 2018년 8월에 발표한 180조원 투자, 4만명 고용 계획의 일환으로 건설된 것으로 삼성전자는 어려운 여건 속에서도 신규투자와 채용을 적극 확대하고 있습니다.
이에 따라 평택 1라인에 이어 이번 평택 2라인에도 총 30조원 이상의 대규모 투자가 집행됩니다. 직접 고용하는 인력은 약 4천 명으로 예상되고 협력사 인력과 건설인력을 포함하면 약 3만명 이상의 고용창출이 기대됩니다.
지난 2015년부터 조성된 평택캠퍼스는 289만㎡의 부지를 가진 삼성전자의 차세대 반도체 전초기지입니다. 평택 1라인은 2017년 6월 양산을 시작했으며, 평택 2라인은 2018년 1월 착공되어 이번에 처음으로 D램 제품을 출하했습니다.
삼성전자는 평택캠퍼스에 대한 적극적인 투자로 미래 반도체 시장 기회를 선점해 나갈 계획입니다.
평택 2라인에서 이번에 출하된 16Gb LPDDR5 모바일 D램은 메모리 양산제품으로는 처음 EUV 공정이 적용되었으며, 역대 최대 용량과 최고 속도를 동시에 구현한 업계 최초의 3세대 10나노(1z) LPDDR5 제품입니다.
삼성전자는 금년 2월 2세대 10나노급(1y) 공정으로 역대 최대 용량의 16GB(기가바이트) LPDDR5 D램을 양산한 지 6개월 만에 차세대 1z 공정까지 프리미엄 모바일 D램 라인업을 강화했습니다.
이번 제품은 기존 플래그십 스마트폰용 12Gb 모바일 D램(LPDDR5, 5,500Mb/s)보다 16% 빠른 6,400Mb/s의 동작 속도를 구현했습니다. 16GB 제품 기준으로 1초당 풀HD급 영화(5GB) 약 10편에 해당하는 51.2GB(기가바이트)를 처리할 수 있습니다.
※ 동작속도 : 64핀(x64, JEDEC 규격)으로 구성되는 패키지 기준 최대 51.2GB/s |
또한 16Gb LPDDR5 모바일 D램은 8개의 칩만으로 16GB 제품을 구성할 수 있어 기존 제품(12Gb 칩 8개 + 8Gb 칩 4개)대비 30% 더 얇은 패키지를 만들 수 있습니다. 이를 통해 멀티카메라, 5G 등 부품수가 많은 스마트폰과 폴더블폰 같이 두께가 중요한 제품에 최적의 솔루션을 제공할 수 있습니다.
삼성전자는 글로벌 스마트폰 업체들에게 차세대 1z 16GB 모바일 D램을 업계 유일하게 제공함으로써 내년 출시되는 AI기능이 더욱 강화된 5G 플래그십 스마트폰 시장을 선점할 계획입니다. 또 고온 신뢰성도 확보해 전장용 제품까지 사용처를 확대해 나갈 예정입니다.
삼성전자 메모리사업부 DRAM개발실 이정배 부사장은 “이번 1z나노 16Gb LPDDR5는 역대 최고 개발 난도를 극복하고 미세공정 한계 돌파를 위한 새로운 패러다임을 제시한 제품”이라며 “프리미엄 D램 라인업을 지속 확대해 고객 요구에 더욱 빠르게 대응하고 메모리 시장 확대에 기여해 나갈 것”이라고 말했습니다.
[참고자료]
□ 삼성전자 평택캠퍼스 개요
□ 삼성전자 최첨단 D램 상용화 연혁
•2009.07월 40나노급 2Gb DDR3 양산
•2010.02월 40나노급 4Gb DDR3 양산
•2010.07월 30나노급 2Gb DDR3 양산
•2011.09월 20나노급(2x) 2Gb DDR3 양산
•2012.11월 20나노급(2y) 4Gb DDR3 양산
•2013.11월 20나노급(2y) 6Gb LPDDR3 양산
(※ 2014.02월 20나노급(2y) 8Gb LPDDR4 양산)
•2014.02월 20나노(2z) 4Gb DDR3 양산
•2014.10월 20나노(2z) 8Gb DDR4 양산
•2014.12월 20나노(2z) 8Gb LPDDR4 양산
•2014.12월 20나노(2z) 8Gb GDDR5 양산
•2015.08월 20나노(2z) 12Gb LPDDR4 양산
•2016.02월 1세대 10나노급(1x) 8Gb DDR4 양산
•2016.09월 1세대 10나노급(1x) 16Gb LPDDR4/4X 양산
•2017.11월 2세대 10나노급(1y) 8Gb DDR4 양산
•2019.03월 3세대 10나노급(1z) 8Gb DDR4 개발
•2019.06월 2세대 10나노급(1y) 12Gb LPDDR5 양산
•2019.09월 3세대 10나노급(1z) 8Gb DDR4 양산
•2020.03월 4세대 10나노급(1a) D램(EUV) 개발
•2020.03월 1세대 10나노급(1x) D램(EUV) 샘플 100만개 공급
•2020.08월 3세대 10나노급(1z) 16Gb LPDDR5(EUV) 양산
•2021년 4세대 10나노급(1a) 16Gb DDR5/LPDDR5(EUV) 양산 예정
□ 용어설명
※ EUV(Extreme Ultraviolet, 극자외선) 노광 기술
※ LPDDR5(Low Power Double Data Rate 5)
※ ‘단품 칩’과 ‘패키지’의 개념
관련 콘텐츠 보러가기
[Hello, Chips!] 삼성전자 평택 2라인 양산 시작 「세계 최대, 업계 최초, 역대 최대」 싹쓰리 !!
기간 설정